hrcak mascot   Srce   HID

Izvorni znanstveni članak

PI regulator dq struje velike brzine za pogon PMSM

Mohammad Marufuzzaman ; Faculty of Engineering and Built Environment, Department of Electrical, Electronic and Systems Engineering, Universiti Kebangsaan Malaysia, 43600 Bangi, Selangor, Malaysia
Mamun Bin Ibne Reaz   ORCID icon orcid.org/0000-0002-0459-0365 ; Faculty of Engineering and Built Environment, Department of Electrical, Electronic and Systems Engineering, Universiti Kebangsaan Malaysia, 43600 Bangi, Selangor, Malaysia
Labonnah Farzana Rahman ; Faculty of Engineering and Built Environment, Department of Electrical, Electronic and Systems Engineering, Universiti Kebangsaan Malaysia, 43600 Bangi, Selangor, Malaysia
Tae Gyu Chang ; School of Electrical and Electronics Engineering, Chung-Ang University, 221, Heuksuk-dong, Dongjak-ku, Seoul 156-756, South Korea

Puni tekst: hrvatski, pdf (509 KB) str. 467-470 preuzimanja: 1.002* citiraj
APA 6th Edition
Marufuzzaman, M., Bin Ibne Reaz, M., Farzana Rahman, L. i Gyu Chang, T. (2014). PI regulator dq struje velike brzine za pogon PMSM. Tehnički vjesnik, 21 (3), 467-470. Preuzeto s https://hrcak.srce.hr/123309
MLA 8th Edition
Marufuzzaman, Mohammad, et al. "PI regulator dq struje velike brzine za pogon PMSM." Tehnički vjesnik, vol. 21, br. 3, 2014, str. 467-470. https://hrcak.srce.hr/123309. Citirano 28.10.2020.
Chicago 17th Edition
Marufuzzaman, Mohammad, Mamun Bin Ibne Reaz, Labonnah Farzana Rahman i Tae Gyu Chang. "PI regulator dq struje velike brzine za pogon PMSM." Tehnički vjesnik 21, br. 3 (2014): 467-470. https://hrcak.srce.hr/123309
Harvard
Marufuzzaman, M., et al. (2014). 'PI regulator dq struje velike brzine za pogon PMSM', Tehnički vjesnik, 21(3), str. 467-470. Preuzeto s: https://hrcak.srce.hr/123309 (Datum pristupa: 28.10.2020.)
Vancouver
Marufuzzaman M, Bin Ibne Reaz M, Farzana Rahman L, Gyu Chang T. PI regulator dq struje velike brzine za pogon PMSM. Tehnički vjesnik [Internet]. 2014 [pristupljeno 28.10.2020.];21(3):467-470. Dostupno na: https://hrcak.srce.hr/123309
IEEE
M. Marufuzzaman, M. Bin Ibne Reaz, L. Farzana Rahman i T. Gyu Chang, "PI regulator dq struje velike brzine za pogon PMSM", Tehnički vjesnik, vol.21, br. 3, str. 467-470, 2014. [Online]. Dostupno na: https://hrcak.srce.hr/123309. [Citirano: 28.10.2020.]
Puni tekst: engleski, pdf (509 KB) str. 467-470 preuzimanja: 1.293* citiraj
APA 6th Edition
Marufuzzaman, M., Bin Ibne Reaz, M., Farzana Rahman, L. i Gyu Chang, T. (2014). A high speed current dq PI controller for PMSM drive. Tehnički vjesnik, 21 (3), 467-470. Preuzeto s https://hrcak.srce.hr/123309
MLA 8th Edition
Marufuzzaman, Mohammad, et al. "A high speed current dq PI controller for PMSM drive." Tehnički vjesnik, vol. 21, br. 3, 2014, str. 467-470. https://hrcak.srce.hr/123309. Citirano 28.10.2020.
Chicago 17th Edition
Marufuzzaman, Mohammad, Mamun Bin Ibne Reaz, Labonnah Farzana Rahman i Tae Gyu Chang. "A high speed current dq PI controller for PMSM drive." Tehnički vjesnik 21, br. 3 (2014): 467-470. https://hrcak.srce.hr/123309
Harvard
Marufuzzaman, M., et al. (2014). 'A high speed current dq PI controller for PMSM drive', Tehnički vjesnik, 21(3), str. 467-470. Preuzeto s: https://hrcak.srce.hr/123309 (Datum pristupa: 28.10.2020.)
Vancouver
Marufuzzaman M, Bin Ibne Reaz M, Farzana Rahman L, Gyu Chang T. A high speed current dq PI controller for PMSM drive. Tehnički vjesnik [Internet]. 2014 [pristupljeno 28.10.2020.];21(3):467-470. Dostupno na: https://hrcak.srce.hr/123309
IEEE
M. Marufuzzaman, M. Bin Ibne Reaz, L. Farzana Rahman i T. Gyu Chang, "A high speed current dq PI controller for PMSM drive", Tehnički vjesnik, vol.21, br. 3, str. 467-470, 2014. [Online]. Dostupno na: https://hrcak.srce.hr/123309. [Citirano: 28.10.2020.]

Sažetak
Rješenje PI regulatora struje dq utemeljeno na Field Programmable Gate Array (FPGA) predlaže se u ovom istraživanju, a obično se provodi na računalu s procesorom digitalnog signala (DSP). Glavni problem kod DSP temeljenog rješenja je vrijeme izvršenja, koje je obično u rasponu od mikrosekundi, kao i dostizanju njegovih fizičkih granica. Stoga, dovršavanje izvršenja unutar nanosekundi postaje veliki izazov za sve istraživača, što može biti učinjeno smanjenjem ciklusa sata. Uvođenje ukupnog kontrolnog algoritma u FPGA sigurno će dramatično smanjiti vrijeme izvršenja kao zalog za postojanost motora. Rezultat pokazuje da predložena FPGA izvedba treba samo 68 ns korištenog vremena za operativnu frekvenciju od 30 MHz i točnost od 99,9 %, što je najniži računalni ciklus ovoga doba.

Ključne riječi
FOC PMSM (vektorski upravljani sinkroni motor s permanentnim magnetom); FPGA (integrirani sklop programilan od korisnika); PI regulator; struja dq

Hrčak ID: 123309

URI
https://hrcak.srce.hr/123309

[engleski]

Posjeta: 2.550 *