Original scientific paper
https://doi.org/10.7305/automatika.2016.03.1616
Projektiranje izvora stabilnog napona/struje i napona napajanja niske potrošnje za 9-bitni AD pretvornik sa simetričnim ulazima
Niko Bako
; Department of Electronics, Microelectronics, Computer and Intelligent Systems, Faculty of Electrical Engineering and Computing , University of Zagreb, Unska3 ,10000, Zagreb, Croatia
Ivo Broz
; Locus Mikuliceva 17, 10000, Zagreb, Croatia
Željko Butković
; Department of Electronics, Microelectronics, Computer and Intelligent Systems, Faculty of Electrical Engineering and Computing , University of Zagreb, Unska3 ,10000, Zagreb, Croatia
Marko Magerl
orcid.org/0000-0003-4091-5320
; Department of Electronics, Microelectronics, Computer and Intelligent Systems, Faculty of Electrical Engineering and Computing , University of Zagreb, Unska3 ,10000, Zagreb, Croatia
Adrijan Barić
orcid.org/0000-0001-5642-3086
; Department of Electronics, Microelectronics, Computer and Intelligent Systems, Faculty of Electrical Engineering and Computing , University of Zagreb, Unska3 ,10000, Zagreb, Croatia
Abstract
U ovom radu opisano je projektiranje izvora stabilnog napona, stabilnih struja i napona napajanja za 9-bitni AD pretvornik sa simetričnim ulazima. Izvori stabilnih napona, struja i AD pretvornik integrirani su u jedan čip. Opisani čip je projektiran u 0,18 um CMOS procesu tvrtke UMC i zauzima 800x700 um^2. Napon napajanja čipa VDD je dobiven iz vanjskog RF signala. Kad je čip aktivan VDD se koristi kao napajanje za ostale dijelove čipa. Stabilni napon, struja i napon napajanja uključuju se kad VDD prijeđe gornju naponsku granicu V_HIGH~1.82 V. Kada je VDD niži od donje naponske razine V_LOW~1.35 V, čip je isključen. Kad je čip uključen, potrošnja struje je 22 uA. Rezultati predstavljeni u ovom radu temelje se na mjerenjima.
Keywords
Niska potrošnja; izvor stabilnog napona; izvor stabilne struje; naponski regulator; analogno-digitalni pretvornik
Hrčak ID:
165521
URI
Publication date:
1.9.2016.
Visits: 2.048 *